【FPGA+DSP系列】——MATLAB simulink仿真三相桥式全控整流电路

【FPGA+DSP系列】——MATLAB simulink仿真三相桥式全控整流电路

【FPGA+DSP系列】——MATLAB simulink仿真三相桥式全控整流电路


一、理论分析

直接上电路图,相比于单相桥式整流的区别,首先是输入变成了3相电压,这个的优势就在于三相相位差都是120°,相比于之前的单相每个周期只有两个触发信号,也只能有2个触发信号,而三相的存在会产生很多换相点,在这些点位生成触发信号会进而提高整流效果以及整流脉冲数,脉波数越多越好,越多就说明纹波越小,越趋近于直线。

在这里插入图片描述


导通流程:
先ab相导通,然后ac相,然后bc相,然后ba相,这个是什么决定的呢?为什么要这样导通,其实有迹可循,当我把Uab/Uac…Uca/Ucb所有的波形放到一起,你就知道为什么要这样触发,为什么是这个顺序了:
这是我将所有的波形放到一个示波器中进行观看, 其中通道顺序与颜色的对应关系如下,这样我们就能标记哪个是哪个了。

在这里插入图片描述
![在这里插入图片描述](https://i-blog.ZEEKLOGimg.cn/direct/0f856b9ca1394735896485ec77cc32c1.png


通过这个顺序,我们就可以在换相点进行触发,进而完成六脉冲的输出,同时从这个图可以得出我们的导通顺序,ab ac bc ba ca cb。

触发流程:
直接画图,每一次导通只能有2个管子,大致顺序如下:

在这里插入图片描述

可以发现,其实每一相都有在一个周期内都是触发两次,因此其实我们可以通过一个比较宽的脉冲来覆盖这两个小脉冲,每个宽脉冲之间相差60°,进而就完成了所有晶闸管的触发需求。

修改之后其实就是

在这里插入图片描述

二、matlab simulink实验

1.仿真实验

整体框架

在这里插入图片描述


咱们对应电路图一部分一部分加
三相电:通过3个交流输出来模拟。ABC相位相差120°,其他都一样。这个相位设置十分关键,不然你的管子位置已经决定了你相位设置。
A相设置相位为0:

在这里插入图片描述


B相设置相位为-120°

在这里插入图片描述


C相设置为120°:

在这里插入图片描述

然后就是桥式电路的搭建:
剩下电路不知道怎么搜索的,不知道叫啥的去看我这篇文章:单相桥式整流simulink实验
连起来就行,参数不用修改。

然后就是脉冲信号的设置:
这一部分还是需要啰嗦一下,再看一眼这个图,这个绿色信号就是我们要产生的触发信号。
第一周期频率,这个毋庸置疑,还是50Hz,也就是0.02s。
第二触发脉冲的宽度,由于是仿真,有个5%的触发就能使得晶闸管导通,通过判断图上大致一个周期有六个脉冲也就是100%的宽度,我们触发信号大致是需要持续一个半脉冲的宽度,所以脉冲宽度设置为30%肯定是够够的,你也不能太高,太高的话就会出现同时使得3个管子导通的情况产生。
第三就是每个脉冲之间的延迟时间,首先确定的是这六个脉冲每个之间间隔60°,因为总共360°,分成六个脉冲,每一个脉冲占60°。然后就确定第一个脉冲的位置,剩下的逐次增加60°即可。我们看第一个脉冲的位置是30°的时候,但是请注意这个不是触发角,这时候触发角还是0°。所以第一个脉冲延迟为30°,也就是0.00167s。剩下的逐次增加,按照位置顺序增加!
VT1: 0.00167
VT2: 0.005
VT3: 0.00833
VT4: 0.01167
VT5: 0.015
VT6: 0.01833

在这里插入图片描述


在这里插入图片描述
在这里插入图片描述


按照指标依次设置即可。

2.波形分析

触发角0°

在这里插入图片描述


触发角30°

在这里插入图片描述

总结

本文介绍了三相桥式全控整流电路的MATLAB/Simulink仿真方法。相比单相整流,三相输入120°相位差提供了更多换相点,通过六脉冲触发可提高整流效果并减小纹波。文章详细分析了导通顺序(ab→ac→bc→ba→ca→cb)及触发脉冲设置要点(50Hz频率、30%脉宽、60°间隔)。在Simulink中搭建了三相电源(相位差120°)和整流桥模型,重点说明了脉冲发生器参数配置方法。仿真结果显示,不同触发角(0°和30°)下的整流波形验证了理论分析的正确性。该仿真为理解三相全控整流电路提供了直观的研究手段。

Read more

2026年高校AIGC检测新规解读:AI率多少算合格?

2026年高校AIGC检测新规解读:AI率多少算合格?

2026年高校AIGC检测新规解读:AI率多少算合格? 从2024年知网正式上线AIGC检测功能开始,短短两年时间,"AI率"已经从一个新鲜名词变成了每个毕业生必须面对的硬性指标。2026年,各高校的AIGC检测政策进一步收紧和细化,要求也越来越明确。 那么,2026年AI率到底多少才算合格?不同学校的标准差别大吗?不合格会面临什么后果?本文将对这些问题进行深入解读。 一、AIGC检测已成为毕业论文审查的标配 回顾AIGC检测在高校中的普及历程,可以用"指数级扩散"来形容: * 2024年:知网上线AIGC检测功能,少数985/211院校开始试点,大部分学校处于观望状态 * 2025年:超过60%的本科院校和80%的研究生培养单位将AIGC检测纳入论文审查流程 * 2026年:AIGC检测基本实现全覆盖,包括专科院校在内的绝大部分高等教育机构都已建立相关制度 这一进程的背后,是教育部在2025年初发布的《关于加强高等学校学位论文学术诚信管理的指导意见》,其中明确提到"鼓励各高校引入人工智能生成内容检测机制,将AIGC检测作为论文质量保障的重要环节"。 虽然教育部没

(二)ubuntu18+ros melodic配置XT-Drone/gazebo无人机仿真平台,无人机添加mid360模型和仿真运行

实现mid360仿真的接入 我已经安装了mid360原有的ros驱动,但是假如想在虚拟环境中使用,是不是应该在对应环境中重新编译一个?应该不需要,只要配置相应的yaml文件,直接去启动就行对应的驱动 需要,得集合到一块编译,然后最后启动的时候,只启动其中的一部分 安装mid360仿真环境 git clone https://github.com/Livox-SDK/Livox-SDK2.git cd ./Livox-SDK2/ mkdir build cd build cmake .. && make -j sudo make install # 在主目录下创建一个工作空间 mkdir -p catkin_ws/src cd catkin/src git clone https://github.com/Livox-SDK/livox_

AI 智能编码工具:重塑开发效率的革命,从 GitHub Copilot 到国产新秀的全面解析

AI 智能编码工具:重塑开发效率的革命,从 GitHub Copilot 到国产新秀的全面解析

目录 引言 一、主流智能编码工具深度测评:从功能到实战 1. GitHub Copilot:AI 编码的 “开山鼻祖” 核心特性与实战代码 优缺点总结 2. Baidu Comate:文心大模型加持的 “国产之光” 核心特性与实战代码 优缺点总结 3. 通义灵码:阿里云的 “企业级编码助手” 核心特性与实战代码 优缺点总结 引言 作为一名拥有 8 年开发经验的程序员,我曾无数次在深夜对着屏幕反复调试重复代码,也因记不清框架语法而频繁切换浏览器查询文档。直到 2021 年 GitHub Copilot 问世,我才第一次感受到:AI 不仅能辅助编码,更能彻底改变开发模式。如今,智能编码工具已从 “尝鲜选项” 变为 “必备工具”,它们像经验丰富的结对编程伙伴,能精准补全代码、生成测试用例、

ICML 2024|DoRA :Weight-Decomposed Low-Rank Adaptation权重分解低秩适应

ICML 2024|DoRA :Weight-Decomposed Low-Rank Adaptation权重分解低秩适应

文章目录 * 基本信息 * 0 论文摘要(Abstract) * 实验背景 * 方法设计 * 实验结果 * 核心贡献 * 1 引言(Introduction) * DoRA 核心操作图 * 2 相关工作(Related Works) * 3 LoRA与FT的模式分析( Pattern Analysis of LoRA and FT) * LoRA数学原理与核心公式 * 3.2 权重分解分析 * 4 方法(Method) * 4.2 DoRA的梯度分析 * 4.3 训练开销的降低 * 5 实验(Experiments) * 5.1 常识推理 * 1. 模型与PEFT方法的性能差异 * 2. DoRA方法的优势 * 3.