FPGA 项目开发完整流程及常用工具梳理(工程向,收藏专用)

FPGA 项目开发完整流程及常用工具梳理(工程向,收藏专用)

很多刚接触 FPGA 的同学,会下意识把注意力放在“语法”“IP”“例程”上。

但真正做过项目之后就会发现:
FPGA 工程从来不是“把代码写对”这么简单

一个 FPGA 项目能不能顺利交付,往往取决于你是否具备完整的工程视角,而不是会不会某几条 always 块。

从需求理解,到代码实现,再到板级调试,FPGA 工程师的工作,本质上是一条不断自证、不断修正的工程闭环

下面就从工程实践角度,梳理一套FPGA 项目中常见、且真正有用的开发流程与工具


一、理解需求与系统背景(不是一上来就写代码)

FPGA 项目的第一步,永远不是打开 Vivado / Quartus

而是把下面几件事搞清楚:

  • 这个 FPGA 在系统中扮演什么角色
  • 数据从哪里来,到哪里去
  • 上下游是谁(CPU / ADC / PHY / 传感器 / 其他 FPGA)
  • 对时延、带宽、稳定性有没有硬指标
  • 是否存在异常场景或极端工况

很多 FPGA 项目后期出问题,并不是代码写错了,而是一开始就理解错了需求

常用工具:

  • Word / PDF(需求说明、协议文档)
  • 原理图
  • 旧项目代码或参考设计

二、模块划分与整体架构设计

在真正动手之前,成熟的 FPGA 工程师通常会先在纸上或脑子里完成一轮拆分:

  • 哪些是核心功能模块
  • 哪些是接口模块
  • 哪些是控制逻辑
  • 哪些适合直接用 IP
  • 哪些必须自己写

这一阶段的核心目标只有一个:

把复杂问题拆成 FPGA 能承受的逻辑规模

在这个阶段想清楚的事情,后面基本都会少踩坑。


三、代码实现:先保证“可跑”,再谈“优雅”

FPGA 项目中,一个非常现实的工程原则是:

能在板子上稳定跑起来,比写得多漂亮重要得多

实际开发中,通常会遵循这样的节奏:

  • 先实现基本功能
  • 再逐步补齐异常处理
  • 最后再考虑结构优化与可维护性

在这一阶段,工程师会频繁使用:

  • Verilog / SystemVerilog
  • 厂商 IP(PLL、DDR、FIFO、SERDES 等)
  • 约束文件(XDC / SDC)

四、仿真:不是“验证体系”,而是工程自检手段

在 FPGA 项目里,仿真的定位非常明确:

它是设计过程中的自检工具,而不是独立流程

仿真通常用于:

  • 快速确认逻辑是否符合预期
  • 排查明显的状态机或时序问题
  • 在不上板的情况下复现问题

常见仿真工具包括:

  • ModelSim / Questa
  • Vivado Simulator
  • VCS(部分公司)

但需要注意的是:
并不是所有 FPGA 问题都能靠仿真解决,这也是 FPGA 与 IC 最大的工程差异之一。


五、综合、实现与时序检查

进入综合和实现阶段后,FPGA 工程师关注的重点会明显变化:

  • 是否存在时序违例
  • 跨时钟域是否安全
  • 资源利用率是否合理
  • 关键路径是否可优化

这一阶段,工程师更多是在和工具打交道

  • Vivado / Quartus 报告
  • Timing Summary
  • Resource Utilization

很多时候,代码功能是对的,但时序不过,设计依然不可用


六、上板调试:真正的“工程现场”

对 FPGA 工程师来说,上板之后才算进入真正的战场

常见调试手段包括:

  • ILA / SignalTap 在线抓波形
  • GPIO 打点观察
  • 与软件或外设联调
  • 长时间稳定性测试

很多在仿真中完全正常的逻辑,
一旦遇到真实硬件、真实时钟、真实干扰,就会暴露问题。

这也是为什么:

板级调试能力,是区分 FPGA 工程师水平的重要分水岭

七、问题复现与修改闭环

成熟的 FPGA 工程师,在面对问题时,通常会形成一套固定习惯:

  • 想办法稳定复现问题
  • 缩小问题范围
  • 修改逻辑
  • 重新验证是否引入新问题

这个过程,往往会循环很多次。

FPGA 工程中真正消耗时间的,从来不是写新代码,而是改旧问题


八、工程总结与经验沉淀

项目结束后,真正有价值的不是代码本身,而是:

  • 哪些设计当初就该避免
  • 哪些问题只能靠现场经验解决
  • 哪些结构在后续项目可以复用

这些东西,不会写在教材里,但会直接决定下一个项目的效率


写在最后

FPGA 从来不是“高不可攀”的东西,
但它非常吃工程经验

拉开 FPGA 工程师差距的,往往不是:

  • 会不会某种语法
  • 记不记得某个 IP 配置界面

而是:

  • 对系统的整体理解
  • 对异常情况的敏感度
  • 对工程细节的长期积累

这也是为什么,
FPGA 工程师越做越稳,越做越值钱。

Read more

大模型微调主要框架 Firefly vs LLaMA Factory 全方位对比表

Firefly vs LLaMA Factory 全方位对比表 + 生物医药垂类微调选型建议 一、核心维度对比表格 对比维度Firefly(流萤)LLaMA Factory开发主体个人开源:杨建新(YeungNLP),前Shopee NLP工程师,中山大学硕士社区开源:hiyouga核心维护,全球开源社区协同迭代项目定位聚焦中文大模型的轻量化训练框架+配套中文优化模型通用型全栈大模型微调框架,无语言/模型偏向,极致兼容支持基座模型以中文友好模型为主(Llama系列、Qwen、ChatGLM、Firefly自训模型),覆盖有限但深度适配全主流开源模型全覆盖(Llama、Qwen、Mistral、DeepSeek、GLM、Yi、Firefly等),几乎无适配成本支持微调方式基础SFT、LoRA/QLoRA、增量预训练,进阶对齐方法较少SFT、DPO/IPO/KTO、RLHF、预训练、多模态微调,全流程对齐方案完整中文优化原生深度优化:中文分词、语料、表达逻辑专项适配,

Llama-Factory如何设置保存频率?按epoch或step自由设定

Llama-Factory如何设置保存频率?按epoch或step自由设定 在大模型微调的实践中,最让人“又爱又怕”的莫过于漫长的训练过程。爱的是模型逐渐收敛、性能提升的成就感;怕的是一旦断电、显存溢出或者远程连接中断,几天的心血可能付诸东流。这时候,一个灵活可靠的检查点(Checkpoint)保存机制就成了救命稻草。 Llama-Factory 作为当前最受欢迎的开源大模型微调框架之一,不仅支持 LLaMA、Qwen、Baichuan 等主流架构的全参数微调与 LoRA/QLoRA 高效微调,还在训练控制上做到了极致精细——尤其是对模型保存频率的自由配置,真正实现了“想什么时候保存就什么时候保存”。 从一次崩溃说起:为什么保存频率如此重要? 设想这样一个场景:你正在对 Qwen-7B 进行指令微调,数据集有 10 万条,batch size 设为 4,梯度累积步数为 8,预计要跑 2 万 step 才能收敛。训练到第

扫频信号 (Sweep/Chirp Signal) 原理与应用

扫频信号 (Sweep/Chirp Signal) 原理与应用

目录 前言 1. 什么是扫频信号? 2. 波形频率是如何变化的? 3. 扫描率 (Sweep Rate) 计算 2. 直观理解:与普通正弦波的区别 3. 常见分类 4. 核心作用:为什么要用扫频信号? 5. 项目实战分析 (结合 FPGA/C++ 代码) 实际测试结果: 测试信号:方波线性扫频(100Hz ~ 125kHz) 测试信号:正弦波线性扫频(100Hz ~ 2MHz) 实验建议 优化后的 FFT 绘图代码 6. 总结 前言         本文旨在记录扫频信号(Chirp)的时频特性,为后续基于扫频法的AD芯片性能测试与数据分析提供理论参考。 1. 什么是扫频信号? 定义:         扫频信号(Sweep