FPGA入门指南:从点亮第一颗LED开始(手把手教程)

FPGA入门指南:从点亮第一颗LED开始(手把手教程)

文章目录

一、到底啥是FPGA?(电子工程师的乐高)

刚接触硬件的同学可能会懵:这货和单片机有啥区别?简单来说,FPGA就像一张白纸(Field Programmable Gate Array现场可编程门阵列),你可以用硬件描述语言(比如Verilog)在上面"画"出任意数字电路!!!

单片机是现成的芯片(固定架构),而FPGA允许你从底层构建电路。举个栗子:单片机是组装好的乐高套装,FPGA就是一堆零散的积木块,想拼成飞机还是坦克全看你的代码怎么写!(这就是它被称为"数字电路橡皮泥"的原因)

二、开发环境搭建(Vivado安装避坑指南)

1. 安装包获取

到Xilinx官网下载Vivado Design Suite(社区版免费!)。注意选择2020.1之后的版本(对新手更友好)。安装时记得勾选"Vivado HL Design Edition"和对应器件支持(比如Artix-7系列)

2. 硬件准备(别急着买开发板!)

推荐先用在线仿真器练手(后面会教)。等基础扎实了再入手:

  • Nexys A7(约$200)
  • Basys3(入门级首选)
  • DE10-Nano(带ARM双核)

3. 第一个工程创建

打开Vivado → 点击Create Project → 选择RTL Project → 添加新Verilog文件。重点来了:器件型号选xc7a35tcsg324-1(对应多数入门开发板)

三、Verilog速成秘籍(记住这10个关键词)

// 基础结构模板(背下来!) module my_module( input wire clk, // 时钟信号 input wire rst_n, // 复位信号(低有效) output reg led // LED输出 ); // 组合逻辑用assign assign a = b & c; // 时序逻辑用always块 always @(posedge clk or negedge rst_n) begin if(!rst_n) begin led <= 1'b0; // 复位时LED灭 end else begin led <= ~led; // 翻转LED状态 end end endmodule 

必须掌握的10个核心语法:

  1. module/endmodule ➔ 电路模块定义
  2. input/output ➔ 输入输出端口
  3. wire/reg ➔ 线网与寄存器
  4. assign ➔ 组合逻辑赋值
  5. always ➔ 过程块(时序逻辑)
  6. posedge/negedge ➔ 时钟边沿检测
  7. if/else ➔ 条件判断
  8. case ➔ 多路选择
  9. parameter ➔ 参数定义
  10. # ➔ 延时控制(仅仿真用)

四、实战:LED流水灯(代码+仿真+烧录)

1. 代码实现(带注释版)

module led_run( input clk_100MHz, // 开发板上的100MHz时钟 input rst_n, // 复位按键(低电平有效) output reg [3:0] leds // 4位LED输出 ); // 分频器:100MHz -> 1Hz reg [26:0] counter; always @(posedge clk_100MHz or negedge rst_n) begin if(!rst_n) begin counter <= 0; end else begin counter <= (counter == 27'd99_999_999) ? 0 : counter + 1; end end // LED流水效果 always @(posedge clk_100MHz or negedge rst_n) begin if(!rst_n) begin leds <= 4'b0001; // 初始状态 end else if(counter == 27'd99_999_999) begin leds <= {leds[2:0], leds[3]}; // 循环左移 end end endmodule 

2. 仿真测试(Modelsim技巧)

创建testbench文件:

`timescale 1ns / 1ps module tb_led_run(); reg clk, rst_n; wire [3:0] leds; // 实例化被测模块 led_run uut(.clk_100MHz(clk), .rst_n(rst_n), .leds(leds)); // 生成时钟信号 initial begin clk = 0; forever #5 clk = ~clk; // 100MHz周期=10ns end // 测试流程 initial begin rst_n = 0; // 初始复位 #100; rst_n = 1; // 释放复位 #200000000; // 等待2秒(仿真时间) $stop; end endmodule 

3. 上板验证(真实硬件操作)

  1. 生成bit流文件:点击"Generate Bitstream"
  2. 连接开发板:通过USB-JTAG接口
  3. 烧录程序:Open Hardware Manager → Auto Connect → Program Device
  4. 见证奇迹:看到LED开始循环流动了吗?!

五、学习路线图(避免走弯路!)

阶段一:数字电路基础

  • 掌握二进制/十六进制转换
  • 理解组合逻辑(与或非门)
  • 搞定时序逻辑(触发器、计数器)

阶段二:Verilog进阶

  • 状态机设计(Moore vs Mealy)
  • FIFO/存储器接口
  • 跨时钟域处理(CDC)

阶段三:实战项目

  • 电子时钟(数码管驱动)
  • VGA图像显示
  • 简单CPU设计(比如RISC-V核)

推荐学习资源:

  • 《Verilog数字系统设计教程》夏宇闻
  • Xilinx官方文档UG901
  • FPGA4FUN项目网站(大量实例)

六、新手常见坑点(血泪经验)

  1. 阻塞赋值与非阻塞赋值
    =(阻塞)用在组合逻辑,<=(非阻塞)用在时序逻辑!混用会导致难以调试的电路故障
  2. 未初始化寄存器
    FPGA上电时寄存器值是随机的!务必通过复位信号初始化所有状态
  3. 时钟域混乱
    不同频率的时钟信号要隔离处理,否则会出现亚稳态(Metastability)
  4. 仿真与实机差异
    仿真通过的代码不一定能上板运行!特别注意时序约束(.xdc文件)
小技巧:遇到诡异的问题时,先检查:是否所有输出都有驱动?是否出现锁存器(Latch)?时钟使能信号是否正确?

最后送大家一句话:FPGA的精髓在于并行思维!忘记软件的顺序执行,学会用硬件的方式思考问题。点亮LED只是开始,接下来尝试用FPGA实现神经网络加速、视频处理…你会发现硬件编程的无限可能!

Read more

JSP基础1:客户端请求端,前端和后端的联系(半成品)

JSP虽然是20年前的老框架,它的存在是为了讲解前后端不分离,在前端html,css中可以嵌入兼容java后端代码,类似的有vue3 下面的看不懂先跳过 问题如下:request对象 = 后端创建,封装前端发送的数据或请求. 还有哪些对象可以对前后端互相发送的请求做处理.哪些对象可以进行前后端交互 在Java Web开发中,主要使用以下对象处理前后端交互:(JSP很老的框架没必要都学把下面能让你理解前后端交互的学了就行) 对象创建位置主要作用数据流向request服务器端封装请求信息前端→后端response服务器端封装响应信息后端→前端session服务器端维护用户会话双向application服务器端全局共享数据双向Cookie服务器端创建,前端存储小数据持久化双向 选择建议:临时数据传递 → request用户状态保持 → session小数据持久化 → Cookie全局数据共享 → application 以上内容看不懂先跳过 1. "客户端"的含义 在 request 对象的上下文中,"客户端"指的是: * 浏览器(Chrome、Firefox、E

By Ne0inhk
基于 Spring Boot 的 Web 三大核心交互案例精讲

基于 Spring Boot 的 Web 三大核心交互案例精讲

—知识点专栏——JavaEE专栏— 作为 Spring Boot 初学者,理解后端接口的编写和前端页面的交互至关重要。本文将通过三个经典的 Web 案例——表单提交、AJAX 登录与状态管理、以及 JSON 数据交互——带您掌握前后端联调的核心技巧和 Spring Boot 的关键注解。 1. 案例一:表单提交与参数绑定(计算求和) 本案例展示最基础、最传统的 Web 交互方式:HTML 表单提交。 1.1 后端代码:CalcController.java 使用 @RestController 简化接口编写,并通过方法参数接收表单数据。 packagecn.overthinker.springboot;importorg.springframework.web.bind.annotation.RequestMapping;importorg.springframework.

By Ne0inhk
大模型算法岗年薪百万!2025互联网大厂校招薪酬全解析,程序员速收藏

大模型算法岗年薪百万!2025互联网大厂校招薪酬全解析,程序员速收藏

文章详细介绍了2025年互联网大厂校招技术岗位的薪资情况,包括字节跳动、腾讯、阿里巴巴等公司的薪酬结构。核心技术岗位年薪普遍以35万元为起点,优秀者可达50万元以上,AI算法和大模型相关岗位存在显著溢价,部分高端岗位年薪甚至突破百万元。学历背景、岗位方向、工作地点等因素对薪酬水平有重要影响。 要想了解2025互联网大厂校招薪资情况,先来看下图-《2025互联网大厂最新梯队排名》 2025年,互联网行业技术岗位的秋季校园招聘呈现出薪资普遍提升的态势,其中核心技术岗位的年度总包收入多数以35万元为起点,表现优异的SSP级别录用者可达到50万元以上,而专注于人工智能领域的科学家等高端岗位,年薪甚至可突破百万元。 以下为部分代表性互联网企业在2025年秋招中,针对核心技术岗位的薪酬统计。数据来源于网络, 综合了基本工资、绩效、签字费、股票或期权、各类补贴等组成部分,年度总包为税前金额。常见的薪酬结构为15至16薪,薪资基准多以一线城市为依据。 1、【字节跳动】 后端开发 · 普通录用:月薪24K-26K,按15薪计算,年度总包约36W-39W。 · 优先录用:月薪27K-30K,

By Ne0inhk
Flutter for OpenHarmony: Flutter 三方库 fixnum 解决鸿蒙 Web 与原生端 64 位大整数精度失真难题(精准计算护卫)

Flutter for OpenHarmony: Flutter 三方库 fixnum 解决鸿蒙 Web 与原生端 64 位大整数精度失真难题(精准计算护卫)

欢迎加入开源鸿蒙跨平台社区:https://openharmonycrossplatform.ZEEKLOG.net 前言 在进行 OpenHarmony 的跨平台开发时,你可能会遇到一个诡异的 Bug:同样的 64 位长整数(如 Int64),在鸿蒙原生(Native)模式下运行正常,但编译为 Flutter Web 模式在浏览器运行时,数值却发生了精度漂移或溢出。 1. 产生原因:JavaScript 原生的数字类型实质上是 64 位浮点数,它能安全表示的最大整数只有 53 位( 2 53 − 1 2^{53}-1 253−1)。 2. 后果:大额订单 ID、高精度的金融分位值、或是底层硬件的 64 位地址位,在

By Ne0inhk