基于28DR+VU13P的宽带高速信号处理板

信号处理板原理框图如下图所示。28DR作为整板的主控中心、VU13P作为整板的基带信号处理中心。

技术指标

1片复旦微 RFSOC 芯片JFMZQ28DR(RFDC版本V03以上)+1片复旦微FPGA芯片FM9VU13PB2104作为主芯片,主芯片国产化,其他IC器件无国产化要求(原则上选择国产可替代器件);

FPGA-VU13P芯片外围配置

  • FPGA-外接2组DDR4 SDRAM,每组容量4GB,速率2400MT/s;
  • FPGA-外接SPI FLASH,容量不低于1Gb;
  • FPGA-外接M.2 SSD;
  • FPGA-外接两路光纤通信;
  • FPGA-外接两组FMC+;
  • FPGA-外接164245,实现48对LVDS和144个GPIO控制;
  • FPGA-外接串口芯片,实现4个422和2个485串口控制;
  • FPGA-外接差分ADC驱动器(如AD8138),用于输出

RFSOC-28DR芯片外围配置

  • 对外引出8路ADC和8路DAC,ADC采样率最大支持5GSPS,量化位数14bit,DAC采样率最大支持6.554GSPS,量化位数14bit;
  • 8路DAC输出工作频段为10M~6GHz,输出功率不小于-2dBm,DA幅度误差小于1dB;8路ADC输入工作频段为10M~6GHz;
  • SFDR不小于50dB,全频带条件下同步精度不大于5°;
  • PS外接 DDR4 SDRAM动态存储器,容量4GB,速率2400MT/s;
  • PS外接 eMMC存储器,容量不低于32GB;
  • PS外接 SD卡槽;
  • PS外挂SPI FLASH,容量不低于512Mb;
  • PS外接一路千兆网口、一路DP接口、一路USB3.0接口、一路422串口;
  • PL外接SPI FLASH,容量不低于512Mb;
  • PL外接 DDR4 SDRAM动态存储器,容量4GB,速率2400MT/s;
  • PL外接两路422串口;
  1. 28DR需支持通过跳线帽方式择启动模式,启动模式需支持:QSPI Flash启动、SD卡启动、eMMC启动;
  2. 28DR与VU13P间连接4组GTY bank、24对LVDS,48个GPIO;
  3. VU13P需支持8组GTY,功能待定;
  4. 28DR和VU13P均外接一路GLINK接口;
  5. 28DR需支持对射频部分供电的开关控制,默认为关闭状态;
  6. 28DR需支持对VU13P的上电控制以及运行时的上电复位控制;
  7. 28DR需支持对VU13P运行时的重配置;
  8. 28DR需支持对时钟树配置,用户可根据需求配置预期时钟,时钟LMK04828;
  9. 28DR需支持对参考时钟源的选路配置,用户可根据需求选择板载高精度晶振作为时钟源还是外部参考输入时钟作为时钟源;
  10. 板上增加电源监控模块,监控核心电源;

软件程序:

序号

驱动类型

驱动名称

功能描述

PS 外设驱动

网口驱动

LWIP,以裸机方式实现网口驱动,可与上位机ping通

串口驱动

1路串口,UART0可作为调试串口正常使用

I2C驱动

QSPIFlash驱动

eMMC驱动

eMMC需格式化成2个分区,第一个分区存放根文件系统,第二个分区存放用户数据;第二分区支持mount在文件系统下

SD卡驱动

支持在Linux系统启动后挂载SD卡文件系统

USB驱动

以裸机方式实现usb驱动与上位机libusb收发测试

DP驱动

以裸机方式DP接口驱动

PL外设驱动

时钟配置驱动

实现对时钟芯片输出时钟频率配置

DDR4读写驱动

PL侧实现对DDR4读写

在线升级驱动

串口驱动

网口驱动

实现TCP/IP协议  与上位机通信

VU13P外设接口驱动

DDR4读写驱动

实现对DDR4读写

在线升级驱动

QSFP+光口驱动

通过Ibert测试链路通路,可通过光模块回环测试

AD8138驱动

M.2 SSD驱动

I2C通信驱动

FMC+ 驱动

约束文件

VU13P与28DR互联接口驱动

GT连通性测试

通过Ibert测试链路通路

AURORA x16通信驱动

实现VU13P与28DR之间基于AURORA64b66b的16 lane数据收发

SRIO x4通信驱动

实现VU13P与28DR之间基于SRIO x4数据收发

GPIO连通性测试

测试VU13P与28DR互联的GPIO连通性即可

LVDS连通性测试

测试VU13P与28DR互联的LVDS连通性即可

系统功能驱动

28DR AD/DA IP核工程

 提供复旦微官方ADC/DAC IP核,该IP核在开发阶段支持相关参数配置。具备校准功能。

28DR射频通路测试

基于单音信号的进行收发射频回环测试

Read more

AI 学习总结(6)—— 国产 OpenClaw 腾讯、字节、阿里、百度、小米、智谱、Kimi 对比汇总

AI 学习总结(6)—— 国产 OpenClaw 腾讯、字节、阿里、百度、小米、智谱、Kimi 对比汇总

前言 2026年开年,一只叫 OpenClaw 的"龙虾"搅翻了整个AI圈。它的图标酷似龙虾,能把你的电脑变成一个不知疲倦的"数字员工",自动执行任务、操控应用、替你干活。随后,腾讯、字节、阿里、百度、小米、智谱、月之暗面……国内各大厂纷纷下场,推出自家的"虾"。这篇文章,带你把市面上所有主流的"虾"一网打尽,看看哪只最适合你。 一、腾讯 QClaw:你的微信遥控“龙虾管家” 官网:https://claw.guanjia.qq.com/ 发布时间: 2026年3月9日

【GitHub项目推荐--Toonflow AI短剧工厂:一站式AI短剧创作平台】

简介 Toonflow AI短剧工厂是一个革命性的AI驱动短剧创作平台,由HBAI-Ltd团队开发。该项目致力于将小说文本智能转化为完整的短剧视频,实现从文字到影像的全流程自动化。通过集成先进的大语言模型、图像生成和视频合成技术,Toonflow让用户只需动动手指,就能将小说秒变剧集,创作效率提升10倍以上。 核心价值: * 全流程AI化:从文本到角色,从分镜到视频,0门槛完成短剧创作 * 效率革命:创作效率提升10倍+,大幅缩短制作周期 * 智能转换:自动将小说转化为结构化剧本和视觉内容 * 开源免费:基于AGPL-3.0许可证,完全开源且免费使用 技术定位:Toonflow填补了文学创作与影视制作之间的技术鸿沟。通过标准化的AI工作流,它为内容创作者提供了从创意到成品的完整解决方案,降低了视频制作的专业门槛。 主要功能 1. 智能角色生成 系统自动分析原始小说文本,智能识别并生成角色设定。生成内容包括角色的外貌特征、性格特点、身份背景等详细信息。为后续剧本创作和画面设计提供可靠的角色基础。支持批量角色生成,快速构建完整的角色库。 2. 自动化剧本生成 基

2026年产品经理必看!OpenClaw如何重新定义AI产品

引言 说实话,三周前我第一次听说OpenClaw时,我把它当成了又一个AI玩具。又一个在聊天机器人海洋中的框架。又一个开发者兴奋但永远不会进入真正产品的东西。 然后我看着同事在喝咖啡时用手机自动化了三个小时的日常工作。没有写一行代码。 那时我意识到:这不是关于技术。是关于当AI不再是一个功能,开始成为一个队友时会发生什么。作为产品经理,我们需要现在就理解这个转变 — 因为它已经在改变我们思考构建产品的方式。 OpenClaw究竟是什么? OpenClaw是奥地利开发者Peter Steinberger创建的开源AI代理框架。但让它与你使用过的所有聊天机器人不同的是:它不仅仅回答问题。它实际上做事。 这样想:ChatGPT是一个给出色建议的聪明同事。OpenClaw是那个实际执行建议的实习生 — 在你睡觉的时候。 该框架在你的设备上本地运行,连接到你已经使用的消息平台(WhatsApp、Telegram、Slack、Discord)。你用自然语言告诉它做什么,它通过"技能"系统处理执行 — 让它与不同工具和服务交互的模块化插件。 自2025年11月推出以来,OpenCl

Harness Engineering:继 Context Engineering 之后,AI Agent 时代的新工程范式

2025 年中,Andrej Karpathy 提出 Context Engineering 比 Prompt Engineering 更重要。不到一年,2026 年 2 月,一个新概念横空出世——Harness Engineering。本文以第三人称视角,梳理这一概念的起源、内涵与演进脉络,并以 CLI-Anything 项目为案例,探讨 Harness Engineering 在"让所有软件成为 Agent 原生工具"这一方向上的具体实践。 一、从 Prompt 到 Context,再到 Harness:三层递进 要理解 Harness Engineering,需要先厘清它与前两个阶段的关系。 2023-2024 年是 Prompt