基于Verilog的组合逻辑电路FPGA完整示例

从零开始:用Verilog在FPGA上实现一个真正的组合逻辑电路

你有没有过这样的经历?明明代码写得“很对”,仿真也跑通了,结果烧进FPGA后LED就是不亮——最后发现是因为某个 case 语句漏了个分支,综合器悄悄给你塞了个锁存器?

这正是无数初学者在FPGA开发中踩过的坑。而这一切的根源,往往就出在 组合逻辑电路设计 这个看似简单的起点上。

今天,我们就来彻底讲清楚一件事:如何用Verilog,在FPGA上正确、高效地实现一个纯粹的组合逻辑电路。不只是“能跑”,而是要 理解每一步背后的硬件行为


为什么组合逻辑是FPGA的“基本功”?

别看它名字普通,组合逻辑其实是整个数字系统设计的地基。

想象一下,你在做一个图像处理系统,每一帧有百万像素,每个像素都要做一次阈值判断。如果交给CPU逐个处理,早就卡死了;但如果你用组合逻辑把它做成并行电路——百万个比较器同时工作,一拍完成,这才是FPGA的真正威力。

它的核心特征非常明确:

输出只取决于当前输入,没有记忆,没有时钟驱动。

这意味着什么?
- 它响应极快(仅受门延迟限制);
- 它天然支持大规模并行;
- 它的行为完全可预测;
- 它不消耗触发器资源,省面积、省功耗。

但在FPGA的世界里,“理想”和“现实”之间,往往隔着一个 综合器 。我们写的Verilog代码,并不会原封不动变成电路——它会被翻译、优化、重构。所以,我们必须学会“像硬件一样思考”。


先看两个例子:一个对,一个错

✅ 正确示范:4位奇偶校验生成器

目标很简单:输入4位数据 in[3:0] ,输出 parity=1 表示其中有奇数个‘1’。

module parity_gen ( input [3:0] in, output parity ); assign parity = ^in; endmodule 

就这么一行?没错。

^in 是Verilog的 归约异或 操作符,等价于 in[3]^in[2]^in[1]^in[0] 。由于使用了 assign ,这是一个纯组合逻辑赋值,综合工具会直接将其映射为一条异或链。

最终在FPGA内部,它会被放进一个LUT(查找表)里。以Xilinx Artix-7为例,一个6输入LUT足以容纳这个函数,无需任何寄存器。


❌ 经典错误:你以为是组合逻辑,其实生成了锁存器

再来看一个多路选择器的写法:

always @(*) begin if (sel == 2'b00) out = data_in[0]; else if (sel == 2'b01) out = data_in[1]; else if (sel == 2'b10) out = data_in[2]; // 注意!这里漏了 sel==2'b11 的情况!! end 

看起来好像没问题?语法没错,仿真也可能“凑合”跑通。

但问题来了:当 sel=2'b11 时, out 没有被赋值。那它该保持原来的值吗?可这是组合逻辑啊,不应该有“原来”的概念!

于是综合器陷入两难:你要我保持状态,又不给我时钟——没办法,只能推断出一个 锁存器(Latch) 来维持旧值。

结果就是:
- 多消耗了寄存器资源;
- 引入了不必要的存储行为;
- 可能导致时序违例或毛刺传播;
- 在某些工艺下甚至无法布线成功。

这就是典型的“ 因分支不全而误生成锁存器 ”。

🔍 提示:打开综合报告,搜索 latch 关键词,就能快速定位这类隐患。

那么,到底该怎么写才安全?

方法一:用 assign —— 简单逻辑首选

适用于表达式可以直接写出的情况:

assign out = (a & b) | (~c); assign y = sel ? in1 : in0; // 二选一MUX 

清晰、直观、不可能出错。只要看到 assign ,你就知道这是纯组合逻辑。

方法二:用 always @(*) —— 复杂逻辑的主力

对于多条件判断或多路选择,推荐使用 always @(*)

always @(*) begin case(sel) 2'b00: out = data[0]; 2'b01: out = data[1]; 2'b10: out = data[2]; 2'b11: out = data[3]; default: out = 1'b0; // 必须加default! endcase end 

几点关键提醒:
- 敏感列表必须是 @(*) @* ,让工具自动包含所有输入;
- 所有分支必须覆盖完整,包括 default
- 使用 阻塞赋值 = ,不是 <=
- 不要在块内使用时钟或复位控制。

记住一句话: 在组合逻辑的 always 块里,永远不要出现 posedge clk 这种东西。


FPGA内部发生了什么?—— LUT与组合逻辑的映射原理

你可能听说过:“现代FPGA是基于查找表(LUT)架构的”。那这句话到底意味着什么?

简单说,FPGA里的每一个小逻辑单元(比如Xilinx的CLB),都包含若干个 可编程的真值表 。比如一个4输入LUT,本质上是一个16×1的小RAM,你可以预设每个输入组合对应的输出值。

当我们写:

assign y = a ^ b ^ c ^ d; 

综合器会分析这个布尔函数,计算出它的真值表,然后把这张表“烧”进某个LUT中。从此以后,只要输入变化,LUT立刻输出对应结果——这就是组合逻辑的物理实现方式。

📌 小知识:归约异或 ^in 在4输入情况下只需要一个4-LUT即可实现;如果是6输入,则可能需要级联多个LUT。

这也解释了为什么组合逻辑具有 确定性延迟 :信号从输入到输出,最多经过几级LUT和布线延迟,路径固定,时间可控。


实战全流程:从代码到板子上的LED

光说不练假把式。下面我们走一遍完整的FPGA开发流程,看看从写代码到看到LED亮起,中间究竟经历了什么。

第一步:写模块 + 写测试平台

先完成我们的奇偶校验模块,再写一个测试激励:

// tb_parity_gen.v module tb_parity_gen; reg [3:0] in; wire parity; // 实例化被测模块 parity_gen uut (.in(in), .parity(parity)); initial begin $monitor("Time=%0t | Input=%b | Parity=%b", $time, in, parity); in = 4'b0000; #10; in = 4'b0001; #10; // 1个1 → odd → parity=1 in = 4'b0011; #10; // 2个1 → even → parity=0 in = 4'b0111; #10; // 3个1 → odd → parity=1 in = 4'b1111; #10; // 4个1 → even → parity=0 $finish; end endmodule 

运行仿真(ModelSim/Vivado Simulator),你会看到:

Time=0 | Input=0000 | Parity=0 Time=10 | Input=0001 | Parity=1 Time=20 | Input=0011 | Parity=0 Time=30 | Input=0111 | Parity=1 Time=40 | Input=1111 | Parity=0 

完美匹配预期。说明逻辑正确。


第二步:综合(Synthesis)

进入Vivado或Quartus,创建项目,添加源文件和测试平台,执行综合。

重点检查综合报告中的以下内容:

检查项 应关注点
Unconnected ports 是否有悬空端口
Inferred latches 是否意外生成锁存器(应为0)
LUT usage 使用了多少个LUT(本例应为1)
Netlist hierarchy 模块是否被正确识别

如果一切正常,你会看到类似信息:

Found 1 unisim elements for binding No latches generated Used 1 LUT4 

这才敢放心往下走。


第三步:实现(Implementation)

包括三个阶段:
1. Translate :将综合后的网表转换为目标器件格式;
2. Map :将逻辑单元映射到具体FPGA资源(如LUT、IOB);
3. Place & Route :决定元件位置并连接走线,生成精确时序模型。

此时工具会告诉你:
- 最大组合路径延迟是多少(例如 2.1ns);
- 是否满足时序约束(虽然组合逻辑通常无时钟约束,但仍需关注建立/保持时间边界);
- 资源利用率统计。


第四步:生成比特流 & 下载验证

生成 .bit 文件,通过JTAG下载到FPGA开发板。

假设我们连接如下:
- in[3:0] 接拨码开关;
- parity 接一个LED。

动手测试:
- 拨动开关为 0110 (两个1)→ LED灭(parity=0);
- 拨动为 1101 (三个1)→ LED亮(parity=1)。

灯随输入实时变化,没有任何延迟感——这就是硬件并行的魅力。


工程师必须掌握的设计规范

为了避免低级错误拖慢进度,建议遵循以下实践准则:

✅ 推荐做法清单

规范 说明
命名清晰 输入用 in_ i_ ,输出用 o_ out_ ,内部信号用 tmp_
全覆盖分支 case 必须带 default if-else 尽量配对
注释模块功能 文件头注明作者、日期、功能描述
避免混合逻辑类型 不要把组合逻辑和时序逻辑混在一个 always 块中
顶层统一管理时钟 让组合逻辑保持“干净”

❌ 必须规避的雷区

错误 后果
always @(*) 中漏 else 分支 生成锁存器
使用非阻塞赋值 <= 在组合逻辑中 仿真与综合行为不一致
忘记声明 reg 类型用于 always 块输出 综合报错
在敏感列表中手动列输入 易遗漏,应使用 @(*)

它能用在哪里?真实场景告诉你

别以为这只是教学玩具。组合逻辑在实际工程中无处不在:

📡 通信协议中的CRC校验

  • 输入一串数据,实时计算校验码;
  • 全靠组合逻辑并行完成多项式异或运算。

🖼️ 图像处理中的像素级操作

  • 对每个像素做 if (pixel > threshold) 判断;
  • 成千上万个比较器同时工作,实现毫秒级响应。

⚙️ 控制系统中的紧急停机逻辑

  • 多个传感器信号“任意一个为高则立即切断电源”;
  • 用一个大或门实现,零延迟响应。

这些任务如果交给软件轮询,要么太慢,要么占用CPU太多资源。而用组合逻辑, 一次性布好线路,永远在线监听 ,才是硬核解决方案。


写在最后:通往复杂系统的起点

你现在掌握的,不仅仅是一个奇偶校验器,而是通往FPGA世界的大门钥匙。

几乎所有复杂的数字系统,都是由一个个小小的组合逻辑模块搭建而成:
- 加法器 → ALU → CPU;
- 译码器 → 地址总线 → 存储控制器;
- 多路选择器 → 数据通路 → 流水线结构。

当你有一天去设计一个RISC-V核心或者H.264编码器时,你会发现,那些炫酷的功能背后,依然是最基本的“输入→逻辑→输出”链条。

所以,请认真对待每一次 assign always @(*) 的书写。因为它们不仅是代码,更是你亲手绘制的电路图。

如果你正在学习FPGA,不妨现在就动手:
1. 把上面的 parity_gen 跑一遍仿真;
2. 改成8位输入再试一次;
3. 再试着做一个3-8译码器。

实践出真知。欢迎在评论区分享你的实验结果和遇到的问题,我们一起解决。

Read more

手把手教你给项目配 HTTPS(Nginx 实战教程,前端 + 后端)

手把手教你给项目配 HTTPS(Nginx 实战教程,前端 + 后端)

本博客是一篇记录性质的实操文章。 所以在本文章中你既能收获"为什么",也会收获"怎么做"。 为你的项目配置配 HTTPS * 总体概念 * 我的建议 * 前期准备: * 第 1 步:确认你的域名已经指向这台服务器 * 1、获取你的公网IP: * 2、解析 * 第 2 步:开放 80 和 443 端口 * 第 3 步:先确认当前 Nginx 和 后端项目 是怎么跑的 * 前端 * 后端 * API 请求地址 * 第 4 步:申请证书 * 具体落地方式 * 第 5 步:

OpenClaw配置飞书教程,一句话就能让 AI 帮你干活的神器(0306最新)

OpenClaw 是什么?一句话就能让 AI 帮你干活的神器 OpenClaw 是一款开源的个人 AI Agent 系统,装在你的电脑或服务器上,就像有了个 24 小时待命的 AI 助手。 为什么要在飞书里用 OpenClaw? 你说一句话,它就能伸出"钳子",直接在飞书里帮你把活儿干了! 飞书刚推出了 OpenClaw 官方插件,能让你的 OpenClaw 以你的身份调用飞书的各种能力:读群聊、看文档、写文档、改文档、发消息、约日程、建多维表格……基本上你能在飞书做的事,它都能帮你做。 为什么选飞书而不是 Telegram? * 飞书是国内平台,中文界面、中文文档、中文客服,上手快 * 国内 OpenClaw 用户大多数都接入了飞书,生态更成熟

前端与 Spring Boot 后端无感 Token 刷新 - 从原理到全栈实践

前端与 Spring Boot 后端无感 Token 刷新 - 从原理到全栈实践

🌷 古之立大事者,不惟有超世之才,亦必有坚忍不拔之志 🎐 个人CSND主页——Micro麦可乐的博客 🐥《Docker实操教程》专栏以最新的Centos版本为基础进行Docker实操教程,入门到实战 🌺《RabbitMQ》专栏19年编写主要介绍使用JAVA开发RabbitMQ的系列教程,从基础知识到项目实战 🌸《设计模式》专栏以实际的生活场景为案例进行讲解,让大家对设计模式有一个更清晰的理解 🌛《开源项目》本专栏主要介绍目前热门的开源项目,带大家快速了解并轻松上手使用 🍎 《前端技术》专栏以实战为主介绍日常开发中前端应用的一些功能以及技巧,均附有完整的代码示例 ✨《开发技巧》本专栏包含了各种系统的设计原理以及注意事项,并分享一些日常开发的功能小技巧 💕《Jenkins实战》专栏主要介绍Jenkins+Docker的实战教程,让你快速掌握项目CI/CD,是2024年最新的实战教程 🌞《Spring Boot》专栏主要介绍我们日常工作项目中经常应用到的功能以及技巧,代码样例完整 👍《Spring Security》专栏中我们将逐步深入Spring Security的各个

国产化服务器部署:银河麒麟系统搭建 Web 服务实战

一、前言 在国产化替代浪潮下,政企单位对服务器硬件、操作系统的国产化适配需求日益迫切。银河麒麟操作系统(Kylin OS)作为国内自主研发的主流服务器操作系统,凭借其高安全性、稳定兼容性和完善的国产化生态支持,成为服务器部署的核心选择之一。 Web 服务作为企业数字化转型的基础载体,广泛应用于内部办公系统、业务展示平台、国产化应用发布等场景。本文将聚焦 “银河麒麟服务器版搭建 Web 服务” 的全流程实战,从环境准备、软件安装、配置优化到访问测试,一步步带大家实现国产化服务器的 Web 服务部署,同时规避常见坑点,兼顾实用性与国产化适配特性。 本文适用于银河麒麟服务器版(推荐 Kylin Server V10 SP3),以主流的 Nginx 作为 Web 服务器软件(轻量化、高性能,适配国产化芯片架构),全程提供可直接复制的命令和配置示例,零基础也能快速上手。 二、前期准备 2.1