【verilog语法详解:从入门到精通】

【verilog语法详解:从入门到精通】

verilog语法详解:从入门到精通

一、Verilog 核心定位与语法框架

  1. 核心特点
    并行性:模块内的所有语句(如 assign、always 块)同时执行(对应硬件的并行工作),而非按代码顺序执行。
    硬件映射:每段语法都对应明确的硬件(如 reg 对应寄存器,wire 对应导线,and 对应与门)。
    层次化:通过 “模块定义 + 例化” 实现复杂设计(之前详解过例化,此处衔接语法整体)。
  2. 基本语法框架
    Verilog 程序由 模块(Module) 组成,模块是最小的可综合单元(可被综合器转化为硬件)。一个完整的 Verilog 代码结构如下:
// 1. 宏定义(可选,全局生效) `define WIDTH 8// 大写命名,编译时替换// 2. 模块定义(必须,可综合代码的核心) module 模块名(// 端口列表:输入/输出/双向 input [WIDTH-1:0] i_data,// 输入端口(8位) input i_clk,// 时钟输入(1位) input i_rst_n,// 同步复位(低有效) output reg [WIDTH-1:0] o_data // 输出端口(寄存器型,8位));// 3. 内部信号定义(wire/reg/parameter等) wire [WIDTH-1:0] w_temp;// 线网型信号(导线) reg [3:0] r_cnt;// 寄存器型信号(计数器)// 4. 逻辑描述(组合逻辑/时序逻辑)// 组合逻辑:assign 连续赋值(对应wire) assign w_temp = i_data +1'b1;// 时序逻辑:always 块(时钟触发,对应寄存器) always @(posedge i_clk) begin // 时钟上升沿触发if(!i_rst_n) begin // 复位逻辑(优先级最高) o_data <=8'd0; r_cnt <=4'd0; end else begin o_data <= w_temp;// 寄存器赋值(<= 非阻塞赋值) r_cnt <= r_cnt +1'b1; end end endmodule // 模块结束(必须与module成对)

Verilog 是硬件描述语言(HDL)的核心标准之一,用于描述数字电路的结构和行为,最终映射为实际硬件(如 FPGA、ASIC)。与软件语言(C/C++)的 “串行执行” 不同,Verilog 的核心是 “并行硬件映射”—— 代码的每一部分都对应具体的电路(导线、寄存器、逻辑门等)。
本文将从 基础语法框架→核心知识点→实战示例→规范与避坑 展开,系统讲解 Verilog 语法,兼顾入门理解与工业界实践。

二、基础语法:模块与端口

  1. 模块定义(Module Definition)
    模块是 Verilog 的基本单元,语法格式:
module 模块名(端口1, 端口2,..., 端口N);// 端口声明 + 内部信号 + 逻辑描述 endmodule 

模块名:大小写敏感,建议与文件名一致(如 top.v 对应模块 top)。
端口列表:必须在模块开头声明,或在模块内显式声明(推荐前者,可读性强)。
2. 端口类型与声明
端口按方向分为 3 类,需明确声明类型(input/output/inout)和位宽(默认 1 位):

端口类型功能描述硬件映射允许连接的信号
input模块输入(外部→模块)导线(wire)父模块的 wire/reg/ 常量
output模块输出(模块→外部)导线(wire)父模块的 wire(不可常量)
inout双向端口(模块↔外部)导线(wire)父模块的 wire(需三态)
端口声明示例:
// 方式1:端口列表+内部声明(推荐) module demo( input clk,// 1位输入(时钟) input [7:0] din,// 8位输入(数据) output [7:0] dout,// 8位输出(导线型) output reg [3:0] cnt,// 4位输出(寄存器型) inout io_data // 双向端口);// 方式2:仅端口列表,内部声明(兼容旧语法) module demo(clk, din, dout, cnt, io_data); input clk; input [7:0] din; output [7:0] dout; output reg [3:0] cnt; inout io_data; endmodule 

关键注意:
output 端口默认是 wire 型,若需要在 always 块中赋值(时序逻辑),需显式声明为 output reg。
inout 端口必须是 wire 型,需通过三态门(assign io_data = en ? data : 1’bz)控制方向。

三、核心数据类型

Verilog 数据类型分为 线网型(Net) 和 寄存器型(Register),核心区别是 “是否存储数据”(对应硬件的 “导线” 和 “寄存器”)。

  1. 线网型(Net):无存储,实时响应输入
    线网型对应硬件中的 “导线”,必须通过 assign 连续赋值或模块输出驱动,无默认值(默认高阻 z)。
    常用线网类型:
类型功能描述应用场景
wire最常用,单驱动源组合逻辑输出、模块端口连接
tri多驱动源(三态)双向总线(如地址总线)
tri0下拉电阻(默认 0)复位信号(默认低)
tri1上拉电阻(默认 1)使能信号(默认高)

示例:

wire [7:0] data_w;// 8位线网信号 tri bus;// 三态总线 assign data_w = a + b;// 连续赋值(wire必须用assign) assign bus = en ? data :1'bz;// 三态控制(en=1时输出data,否则高阻)
  1. 寄存器型(Register):有存储,时钟触发更新
    寄存器型对应硬件中的 “寄存器”“触发器”,需在 alway

Read more

91n边缘计算设备部署轻量TensorFlow模型全流程

91n边缘计算设备部署轻量TensorFlow模型全流程 在工厂车间的流水线上,一台不起眼的小型嵌入式设备正实时分析摄像头传来的图像——它没有连接云端,也不依赖高性能GPU,却能在200毫秒内判断出产品表面是否存在划痕,并立即触发报警。这背后的核心技术,正是基于“91n”类边缘计算设备与轻量化TensorFlow模型的深度融合。 这类设备算力有限、内存紧张,却承担着工业智能化转型中最关键的一环:让AI真正落地到生产现场。而要实现这一目标,不仅需要合适的硬件平台,更离不开一套高效、稳定、可规模化的软件部署方案。TensorFlow Lite 正是在这样的需求背景下脱颖而出,成为当前工业级边缘AI应用的主流选择。 TensorFlow Lite 的工程实践价值 为什么是 TensorFlow Lite?这个问题的答案,藏在每一次模型转换、每一行推理代码和每一个实际部署案例中。 作为 TensorFlow 针对移动端和嵌入式场景优化的轻量版本,TFLite 并非简单地“裁剪”功能,而是从底层重新设计了推理引擎。它的核心逻辑可以概括为三个阶段:模型转换 → 解释器加载 → 本地推理

近五年体内微/纳米机器人赋能肿瘤精准治疗综述:以 GBM 为重点

近五年体内微/纳米机器人赋能肿瘤精准治疗综述:以 GBM 为重点

摘要 实体瘤治疗长期受制于递送效率低、肿瘤组织渗透不足以及免疫抑制与耐药等问题。传统纳米药物多依赖被动累积与扩散,难以在肿瘤内部形成均匀有效的药物浓度分布。2021–2025 年,体内微/纳米机器人(包括外场驱动微型机器人、自驱动纳米马达以及生物混合机器人)围绕“运动能力”形成了三条相互收敛的技术路线: 其一,通过磁驱、声驱、光/化学自驱等方式实现运动增强递药与深层渗透,将治疗从“被动到达”推进到“主动进入”; 其二,与免疫治疗深度融合,实现原位免疫唤醒与肿瘤微环境重塑; 其三,针对胶质母细胞瘤(glioblastoma, GBM)等难治肿瘤,研究趋势转向“跨屏障递送(BBB/BBTB)+ 成像/外场闭环操控 + 时空可控释放”的系统工程。 本文围绕“运动—分布—疗效”的因果链条,总结 2021–2025 年代表性研究与关键评价指标,讨论临床转化所需的安全性、

宇树 G1 机器人开发入门:有线 & 无线连接完整指南

宇树 G1 机器人开发入门:有线 & 无线连接完整指南

适用读者:机器人二次开发者、科研人员 开发环境:Ubuntu 20.04(推荐) 机器人型号:Unitree G1 EDU+ 前言 宇树 G1 是一款面向科研与商业应用的高性能人形机器人,支持丰富的二次开发接口。在正式进行算法调试与功能开发之前,首要任务是建立稳定的开发连接。本文将详细介绍两种主流连接方式:有线(网线直连) 与 无线(WiFi + SSH),并附上完整的配置流程,帮助开发者快速上手。 一、有线连接(推荐新手优先使用) 有线连接通过网线直接将开发电脑与 G1 机器人相连,具有延迟低、稳定性高、不依赖外部网络的优势,是新手入门和底层调试的首选方式。 1.1 前置条件 所需物品说明开发电脑推荐安装 Ubuntu 20.04,或在 Windows 上使用虚拟机宇树 G1 机器人确保已开机且处于正常状态网线(

FPGA内部资源详解:LUT、FF、BRAM、DSP、PLL是什么?综合报告怎么看

FPGA内部资源详解:LUT、FF、BRAM、DSP、PLL是什么?综合报告怎么看

本文是《FPGA入门到实战》专栏第8篇。上一篇完成了第一个下板项目,本篇从芯片内部视角出发,深入讲解 FPGA 的五大核心硬件资源:LUT、FF、BRAM、DSP 和 PLL。理解这些资源的工作原理和使用限制,是写出高质量 FPGA 代码、读懂综合报告的基础。 FPGA内部资源详解:LUT、FF、BRAM、DSP、PLL是什么?综合报告怎么看 * 1. 为什么要了解内部资源 * 1.1 Artix-7 资源概览 * 2. LUT 查找表 * 2.1 LUT 是什么 * 2.2 LUT 实现任意 6 输入函数 * 2.3 LUT 的双输出模式(O5/